神戸大学附属図書館デジタルアーカイブ
入力補助
English
カテゴリ
学内刊行物
ランキング
アクセスランキング
ダウンロードランキング
https://hdl.handle.net/20.500.14094/90004797
このアイテムのアクセス数:
63
件
(
2025-02-05
15:01 集計
)
閲覧可能ファイル
ファイル
フォーマット
サイズ
閲覧回数
説明
90004797 (fulltext)
pdf
2.31 MB
56
メタデータ
ファイル出力
メタデータID
90004797
アクセス権
open access
出版タイプ
Accepted Manuscript
タイトル
An 80mV-to-1.8V Conversion-Range Low-Energy Level Shifter for Extremely Low-Voltage VLSIs
著者
Matsuzuka, Ryo ; Hirose, Tetsuya ; Shizuku, Yuzuru ; Shinonaga, Kyohei ; Kuroki, Nobutaka ; Numa, Masahiro
著者名
Matsuzuka, Ryo
著者ID
A0052
研究者ID
1000070396315
著者名
Hirose, Tetsuya
廣瀬, 哲也
ヒロセ, テツヤ
所属機関名
工学研究科
著者名
Shizuku, Yuzuru
著者名
Shinonaga, Kyohei
著者ID
A0918
研究者ID
1000090273763
KUID
https://kuid-rm-web.ofc.kobe-u.ac.jp/search/detail?systemId=edb7c57261d5dfdf520e17560c007669
著者名
Kuroki, Nobutaka
黒木, 修隆
クロキ, ノブタカ
所属機関名
工学研究科
著者ID
A0131
研究者ID
1000060188787
KUID
https://kuid-rm-web.ofc.kobe-u.ac.jp/search/detail?systemId=05d1d70f3dd4e277520e17560c007669
著者名
Numa, Masahiro
沼, 昌宏
ヌマ, マサヒロ
所属機関名
工学研究科
言語
English (英語)
収録物名
IEEE Transactions on Circuits and Systems I: Regular Papers
巻(号)
64(8)
ページ
2026-2035
出版者
Institute of Electrical and Electronics Engineers (IEEE)
刊行日
2017-08
公開日
2018-04-18
注記
訂正: Fig. 14中の凡例間違い:Fig. 14 -> Fig. 15, Fig. 15 -> Fig. 16: Fig. 17中の凡例間違い:Fig. 17 -> Fig. 18, Fig. 18 -> Fig. 19
抄録
Abstract We present a low-power and low-energy level shifter (LS) circuit that can convert extremely low-voltage input into high-voltage output. The proposed LS consists of a pre-amplifier (pre-AMP) and an output latch. The pre-AMP employs a logic error correction circuit (LECC), which generates an operating current for the pre-AMP only when the logic levels of the input and output do not correspond. The pre-AMP generates complementary amplified signals, and the latch converts them into full-swing outputs. Measurement results demonstrated that the proposed LS fabricated in 0.18-μm CMOS technology was able to convert an extremely low-voltage input of 80 mV into a high-voltage output of 1.8 V. The energy of the proposed LS was 0.35 pJ when the low supply voltage, high supply voltage, and input pulse frequency were 0.4 V, 1.8 V, and 10 kHz, respectively. The static power dissipation without input was 0.12 nW.
キーワード
CMOS logic circuits
low-power electronics
multiple supply voltages
level shifters
low-voltage circuits
カテゴリ
工学研究科
学術雑誌論文
権利
© 2017 IEEE. Personal use of this material is permitted. Permission from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertising or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works.
関連情報
DOI
https://doi.org/10.1109/TCSI.2017.2682320
詳細を表示
資源タイプ
journal article
ISSN
1549-8328
OPACで所蔵を検索
CiNiiで学外所蔵を検索
eISSN
1558-0806
OPACで所蔵を検索
CiNiiで学外所蔵を検索
ホームへ戻る